摘要:
在传统Fin FET集成工艺上,通过Ge Si/Si叠层量子阱结构外延生长再形成堆叠纳米线MOS场效应晶体管的方案,是实现5 nm及其以下CMOS集成电路工艺技术最具可能的器件方案。由于Ge元素在该技术中的引入,导致器件工艺中的浅沟槽隔离(STI)工艺部分产生严重的低温高深宽比工艺(HARP) SiO_2腐蚀速率控制问题。本文针对堆叠纳米线MOS器件STI工艺中的低温HARP SiO_2回刻腐蚀速率调节与均匀性控制问题,进行了全面的实验研究。实验中使用HF溶液对不同工艺条件下的HARP SiO_2进...